Sohard SH IP-CORE-ARCCTRL
ARCNET网络控制器作为IP核用于基于FPGA的设计
主要特征-Sohard SH IP-CORE-ARCCTRL
完全兼容ARCNET的ANSI / ATA 878.1局域网标准
ARCNET数据包最多4个发送/接收页面
比特率从19 kbit / s到10 Mbit / s(根据请求可以提供更高的比特率)
自动数据包传输在EXCNAK后中止
重复节点ID检测
简单的基于寄存器的界面
接收全部模式
具有虚拟节点的桥接功能
完整的网络节点列表
经典的总线接口
可用于Altera和Xilinx FPGA,可以轻松移植到其他FPGA
易于现场更新和升级
应用程序和功能-Sohard SH IP-CORE-ARCCTRL
SH IP-CORE-ARCCTRL是一个IP核,实现了一个用于FPGA(现场可编程门阵列)的ARCNET网络控制器。 它是专为VHDL开发的。 Altera和Xilinx FPGA的端口存在,可以轻松移植到其他FPGA类型。
IP核与ARCNET标准完全兼容。
由于其高度的灵活性,该设计可用于广泛的应用领域:
单芯片PCI-Express ARCNET卡
简单且经济实惠的多功能数字I / O节点
具有虚拟节点映射的通用ARCNET-ARCNET或ARCNET-Ethernet桥
高速点对点连接
嵌入式网络
系统级核解决方案